blood在线观看_七擒七纵七色狼_麻豆国产人妻欲求不满_日日踫夜夜爽无码久久_3344在线看片免费_曰本一道本久久88不卡_我的小后妈在线看免费高清_公借种日日躁娇妻H_2018最新福利天堂视频_免费国产乱理伦片在线观看_亲爱的老师6在线观看视频_成为人免费高清完整视频_新娘大作战高清在线观看_九九热6_亚洲精品国偷拍自产在线麻豆_天堂视频在线视频观看2018_亲爱的老师韩国中文BD_清晨紧湿爱运动h高h_2021给个最新网站_24小时免费观看高清视频

40G UDP/IP 協議棧 FPGA IP Core 核 萬兆以太網絡加速 AXI4-Stream MAC+PCS/PMA

  • 產品型號

    40G UDP/IP
  • 產地

    上海

產品推薦


40G 萬兆以太網 UDP/IP 協議棧 FPGA IP Core

基于 AMD/Xilinx 40G 以太網 MAC IP 開發,MTU 支持高達 9000Bytes 數據傳輸,標準的 AXI4-Stream 接口,支持 AMD/Xilinx Zynq UltraScale+ RFSoC, Zynq UltraScale+ MPSoC, Zynq 7030/7035/7045/7100, Virtex UltraScale+, Kintex UltraScale+, Artix UltraScale+, Virtex UltraScale, Kintex UltraScale, Virtex 7, Kintex 7 系列 FPGA 器件。40G 萬兆以太網以其高帶寬和低延遲的特點,能夠確保數據的快速傳輸和實時處理,而 TUDP 協議棧更是提高了數據傳輸的效率和準確性。

為您提供了快速可靠、更低成本和更高性能的解決方案,顯著縮短上市時間,適用于高帶寬、低延遲和高速數據傳輸的場景,如數據中心、科研實驗、工業自動化、醫療、測試與測量、4K/8K 高清視頻傳輸、電信、金融交易等領域。

  • · IEEE802.3 標準

    符合 IEEE802.3 標準的 ARP、IPV4、ICMP、UDP 協議棧

  • · UDP/IP 校驗處理

    快速傳輸,實時處理,支持 UDP/IP 校驗和處理

  • · AXI4 Stream

    用戶接口和 Ethernet MAC+PCS/PMA IP 接口為標準 AXI4-Stream 接口

  • · 10 ARP 表緩存

    ARP 報文應答支持所有查詢應答,可緩存 10 ARP 表

  • · 至高 9000Bytes 數據傳輸

    MTU 支持 9000Bytes ~ 64Bytes 數據傳輸

  • · 高帶寬、低延遲

    數據總線寬度 256bit,312.5MHz 時鐘

  • · Verilog

    Verilog 代碼解決方案

  • · Vivado 2020.1

    開發工具

功能特點

  • ? 根據 OSI 分層模型實現符合 IEEE802.3 標準的 ARP、IPV4、ICMP、UDP 協議棧

  • ? 支持 ARP,用于獲取或發送 MAC 地址

  • ? 支持 ICMP,用于響應 Ping 命令

  • ? ARP 報文應答支持所有來查詢的應答,可以緩存 10 個 ARP 表

  • ? ARP 表未建立時,不會發送 UDP 數據包

  • ? 40Gbps 以太網連接,支持 UDP/IP 校驗和處理,CRC 由 MAC IP 計算產生

  • ? 基于 AMD/Xilinx 40G MAC IP 開發,MTU 支持 9000Bytes ~ 64Bytes 數據傳輸

  • ? 用戶接口為 AXI4 stream 接口,協議棧利用以太網 MAC IP產生的時鐘 312.5MHz,40Gbps 數據總線寬度 256bit

40G以太網MAC-UDP_IP協議棧FPGA-IP-Core-核-庫-AXI1.jpg

應用結構示例圖

UDP/IP 協議棧 IP Core 與用戶接口、Ethernet MAC+PCS/PMA IP 接口均為標準的 AXI4-Stream 接口,其中 Ethernet MAC+PCS/PMA 可以是任何第三方 IP,在提供的設計實例中,使用的是 AMD/Xilinx 40G/50G Ethernet Subsystem IP

40G UDP FPGA IP Core 核 庫  AXI萬兆以太網MAC 網絡加速 .pngUDP/IP 協議棧 IP Core 集成在系統設計中的位置

開發環境

設計語言

Verilog

開發工具

Vivado 2020.1

支持器件

AMD Kintex 7/Virtex 7 系列
AMD Virtex Ultrascale/Kintex UltraScale 系列
AMD Virtex Ultrascale+/Kintex UltraScale+/Artix UltraScale+ 系列
AMD Zynq 7000 SoC 系列 7030/7035/7045/7100
AMD Zynq UltraScale+ MPSoC/Zynq UltraScale+ RFSoC 系列

IP 資源消耗表

IP 資源消耗評估采用 AMD Zynq UltraScale+ MPSoC 系列 FPGA 開發板,提供了一個功能齊全的設計平臺,用于構建以通信為中心的以太網應用。Zynq UltraScale+ MPSoC XCZU19EG 開發板提供了一個帶有參考設計的開箱即用型硬件平臺,可縮短開發時間,讓您專注于目標應用。

器件系列

Zynq UltraScale+ MPSoC

芯片型號

XCZU19EG-FFVC1760-2-I

頻率 (MHz)

312.5

CLB Regs

16324

CLB LUTs

10050

CLB

2478

BRAM Tile

5

URAM

5

Design Tools

Vivado 2020.1

注:IP 實際邏輯資源消耗受實例化中其他邏輯資源消耗影響

應用領域

40G UDP/IP 協議棧網絡加速 FPGA IP Core 主要適用于需要高帶寬、低延遲和高速數據傳輸的場景,如數據中心、科研實驗、工業自動化、醫療、測試與測量、4K/8K 高清視頻傳輸、電信、金融交易等領域。

數據中心網絡加速以太網MAC-UDP_TCP_IP協議棧FPGA-IP-Core-核-庫-AXI.jpg

數據中心網絡加速及云計算存儲

AI-人工智能-機器學習.jpg

大規模 AI 與機器學習集群

工業自動化-FPGA-IP-Core-核-庫-AXI.jpg

工業自動化及物聯網

遠程醫療診斷-FPGA-IP-Core-核-庫-AXI.jpg

科研、醫療成像、基因測序

audience-18666738.jpg

媒體娛樂 4K/8K 高清視頻傳輸

網絡通信以太網MAC-UDP_TCP_IP協議棧FPGA-IP-Core-核-庫-AXI.jpg

網絡通信及金融電信

Copyright © 芯驛電子科技(上海)有限公司 All Rights Reserved 滬ICP備13046728號

X

請您補充以下信息,開啟一鍵下載。

  • 姓名:
  • 手機號:
  • 公司:
  • 郵箱:
  • 驗證碼:
  • 崗位:
  • 城市:
  •  
主站蜘蛛池模板: 体育| 澄城县| 开鲁县| 北宁市| 循化| 亚东县| 梓潼县| 临朐县| 孝义市| 师宗县| 灵璧县| 开远市| 上虞市| 康定县| 通化市| 宜良县| 肥西县| 邻水| 赤峰市| 汝阳县| 泾源县| 桐乡市| 汉源县| 山西省| 新干县| 彝良县| 陵水| 明光市| 周口市| 弥渡县| 故城县| 淳安县| 峡江县| 通城县| 黔江区| 堆龙德庆县| 寻乌县| 淮阳县| 鹤峰县| 灌阳县| 河池市|